Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата
  • Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата
  • Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата
  • Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата
  • Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата

Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата

4 268 руб.

Описание

Altera MAX 10 FPGA CPLD Экспериментальная плата развития системная плата

Ознакомление с информацией о товарах для разработки:

ПЛИС: Макс 10: 10M08SCE144C8 Последовательный порт: специальный чип PL2303 usbдля последовательного порта 。 Пользователь экспериментСветодиодный: 2 трехцветный полноцветный Пользовательский эксперимент buttonKEY: 4 отдельных 。 Системные часы: бортовые активные часы 。 Интерфейс отладки: джтаг UserI/OAll lead out. Источник питания: useLT1085Etc, externalDC5VInput интерфейс Размер основной платы: 95 мм × 76 мм

Макс 10 ввести

AlteraOfMAX® 10 FPGAAt низкая стоимость, расширенная функция обработки выполнена в PLD одиночного чипа небольшой следа посылка, это революционное энергонезависимое интегрированное устройство. удочеренное предыдущее поколение maxодночиповых характеристик устройства, блок питания с одиночным или двухъядерным напряжением, его диапазон плотности is2kto50klebet。 MAX 10 FPGASeries обеспечивает улучшенную упаковку уровня Вафли (3 мм x 3 мм), и много ofI/OPin посылка d продуктов 。

MAX 10 FPGAuseTSMCOf55 nmembeted symnorflash технология производства, поддержка мгновенного включения функции 。 его интегрированные функции включают a/D конвертер (ADC) и двойной флэш-памяти конфигурации, позволяет хранить Два изображения на одном чипе, динамический переключатель между изображениями 。 andCPLDDifferent, MAX 10 FPGAIt также включает в себя полную функциональность fpgafunction, например, Nios® IISoft core встроенный процессор поддержка, цифровая обработка сигналов (DSP) модули и мягкий контроллер памяти coresddr3и т. Д.

MAX 10 fpgaулучшает интегрирование функций компонентов системы, это снижает расходы на уровень системы:

Двойная конфигурация флэш-памяти-- Одно ядро флэш поддерживает двойную настройку, тысячи перепрограммирования для реальных отказобезопасных обновлений. Аналоговый модуль-- Интегрированный модуль моделирования andADCAnd датчик температуры, очень гибкая функция отбора проб и сортировки, уменьшенная задержка, уменьшенная площадь доски 。 Мгновенная на-- MAX 10 FPGAIt является первым устройством на системной плате, чтобы начать работать, контроль высокой densityFPGA, ASIC, ASSPAnd Запуск других компонентов, таких как процессор. Nios® IISoft core встроенный процессор-- MAX 10 FPGAsupportAlteraSoft nucleusNios IIIntegration встроенного процессора, один чип для встроенных разработчиков, полностью настраиваемый Мгновенный На подсистеме процессора 。 DSPmodular --Как первый non-volatileDSPOfFPGA, MAX 10 FPGAPerfect для интеграции 18x18 высокая производительность мультипликатора, высокая точность применения 。 DDR3External интерфейс памяти-- MAX 10 fpgaproчерез Мягкий ядро интеллектуальная ответственность (IP) контроллер хранения поддержка DDR3 SDRAMandLPDDR2Interface, подходит для видео, путь передачи данных и встроенное приложение 。 Пользовательский флэш-памяти-- Функция хранения кода have736 KBFlash пользователей ядро трубки, Макс 10 FPGASupport Расширенный одиночный chipNios iiemplated приложение 。 Емкость флэш-памяти пользователя зависит от выбора конфигурации 。

Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная платаAltera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная платаAltera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная платаAltera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата

Упаковочный лист:

1.Один основной плате

2.MatchingDVDCD (модуль, схема, руководство по данным, технические документы, разработка программного обеспечения и т. Д.)

3.Высокое качество с переключаемым выходом постоянного supply1individual (5 В)

4. USBData line1strip

5. Антистатическая упаковка 1 индивидуальная.

Раскройте все аспекты товара "Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата": цены, фотографии, видеообзоры, подробное описание и технические характеристики. Мы предоставляем всю необходимую информацию для взвешенного решения о покупке. Погрузитесь в детальную страницу, чтобы полностью осознать, что может предложить этот продукт. Принимайте обоснованные решения, опираясь на факты и детали. Узнайте все о "Altera MAX 10 FPGA CPLD Экспериментальная плата макетная плата системная плата" прямо сейчас на SeverTexno.ru!